Publication trimestrielle du Laboratoire
d'analyse et d'architecture des systèmes du CNRS
Durant leurs utilisations, les produits électroniques sont soumis à des décharges électrostatiques (en anglais : ESD - ElectroStatic Discharge) pouvant induire des erreurs de fonctionnements et/ou leur destructions. Pour s'affranchir de ce type de défaillances, des tests sont effectués dans l'industrie suivant différents standards, comme l'IEC61000-4-2 ou l'ISO10605 pour l'automobile. Lorsqu'une défaillance du produit est révélée, il n'existe aucun outil, aucune méthode permettant d'analyser ou de prédire le comportement du système. Les concepteurs doivent remanier le produit jusqu'à ce que celui-ci remplisse les exigences du standard ou des clients, sans avoir suffisamment de méthodes d'investigation pour comprendre les mécanismes de dégradation durant la décharge. Ceci peut conduire à de nombreuses conceptions avant de trouver une solution qui n'est pas forcément la plus efficace et la plus économique. Les travaux présentés dans ce document sont orientés sur le développement de méthodes de modélisation et de caractérisation permettant d'analyser un système et de comprendre les modes de propagation et de défaillance lorsque survient une décharge électrostatique sur une carte électronique. Etant donné les niveaux de complexité qu'il faut gérer pour un système complet, la méthodologie de modélisation mise en oeuvre est basée sur une description comportementale hiérarchique utilisant le langage VHDL-AMS. Cette méthode est destinée à analyser la propagation du courant de décharge dans un système depuis un générateur ESD jusqu'aux phénomènes internes à la puce. En parallèle nous avons été amenés à développer, sur la base de méthodes existantes, des techniques de mesure permettant une investigation plus poussée que celles proposées dans les standards. Les mesures, obtenues à l'aide ces techniques permettent de réaliser des corrélations avec les simulations. Toute cette approche a été validée au travers de trois cas d'étude. Grâce à ces méthodes cette thèse propose aux concepteurs de système des outils leur permettant d'analyser l'impacte d'un phénomène ESD dans un système aussi bien d'un point de vue robustesse que susceptibilité.